RISC-V gailurrera egindako ikuspegia
IAR Systems-ek bi deialdi egin zituen RISC-V-ra ekosistema sendoa ezartzeko. Lehena IP hornitzailearekin, SiFiverekin, izan zen lehengo konpilatzaile eta arazketa tresnak IParen konfigurazio prozesadorera konfiguratzeko lankidetzan.
Erremintak eta IP integratzaileak garatzaileei produktuak entregatzeko eta doako instrukzio multzoen arkitektura (ISA) zabaltzeko aukera emango die.
Anders Holmberg-ek, IAR Systems-eko estrategia arduradunak, esan du helburua dela garatzaileei produktibitatea bultzatzen eta berrikuntzan arreta jartzen laguntzea. "SiFive liderra da RISC-V core core komertzialetan, eta gure tresna-katea IAR Embedded Workbench da gehien erabilitako tresna-kapsula kapsulatutako aplikazioak eraikitzeko", esan du. Azentua silizio pertsonalizatu eta garapen tresna eraginkorrak eskalatzen ditu konputazio lan kargak asetzeko.
RISC-V-ren IAR Embedded Workbench 2019 erdialdera egongo da eskuragarri. Tresna-tresnak "kode kalitate, tamaina eta abiadura puntakoa" eskaintzen ditu, baita araztegi integratua ere, simuladorearen eta hardwarearen arazketarako laguntzarekin.
Software konpainiak AndesCore N25 (F) / NX25 (F) eta A25 / AX25 zerbitzuekin hornitzeko Andes CPU CPU hornitzailearekin lankidetza ere iragarri du IIS Embedded Workbench RISC-V enpresan. Lehen bertsioa 2019ko erdialdean egongo da eskuragarri. AndeStar V5 instrukzio-luzapena eta Andes Custom Extension (ACE) instrukzioen pertsonalizaziorako gaitasunak Workbench-rekin batuko dira, kodeen abiadura maximizatzeko eta RISC-V nukleoen kodearen tamaina minimizatzeko.
Automatizazioa eta denbora errealeko informatika
Tresna multzoaren azken bertsioa eta Linuxerako eta denbora errealeko informatikarako optimizatutako EOSC-V nukleo berria Codasip-ek iragarri zuen.
Bere Studio 8 tresnen multzoak garatzaileek goi mailako deskribapena prozesadore baten deskribapena egiteko aukera ematen du eta diseinua automatikoki sintetizatzen du (irudian).
"RISC-V ISA zehaztapenak eboluzionatzen duen heinean, gero eta gero eta handiagoa den aukerako arkitektura luzapenak gehitzen direnez, prozesuko diseinurako metodologia funtsezkoa bihurtzen da bai esplorazio arkitektoniko azkarra eta RTL erraz gauzagarria sortzea errazteko", nabarmendu du Chris Jonesek, Lehendakariordeak. Marketina Codasip-en. "Zer egin behar den goi mailako prozesadorearen deskribapen hizkuntza da, RISC-Vrentzat optimizatuta", gehitu du tresna multzoa aurkeztuz.
Prozesadorearen deskribapena CodAL idatzita dago, arkitekturaren deskribapen lengoaian, eta diseinuaren RTLa, proba bankua, plataforma birtualen ereduak eta prozesadoreen software garatzeko kit-a (C / C ++ konpilatzailea, araztzailea, profila) automatikoki sintetizatzen dira. Metodologiak software garapenerako kit osagarria (SDK) mantentzen duen denbora murrizten du CodAL-en, instrukzio zehatza (IA) prozesadorearen eredua erabiliz, bestela SDK osoa mantentzeko eta inplementazioa nabarmen murrizten da erabiltzen duen metodologiari esker. instrukzio zehatza (IA) prozesadorearen eredua CodAL SDK sortzeko eta ziklo zehatza eredua ezartzeko.
Zortzigarren belaunaldiko tresna multzoen funtzionaltasun eta ezaugarri berrien artean, LLVM arazketa eta OpenOCB, Studio / CodeSpace garapen integratuko inguruneak (IDEak) Eclipse Oxygen-en eta kontsola interaktiboen kontsoletan hobekuntzak eta probetako suiteen hobekuntzak eta egiaztapenak erabiltzaileek definitutako RISC onartzen dute. -V luzapenak.
Konpainiak 64 bit-eko Bk7 prozesadorea ere aurkeztu zuen, Bk familiari gehituz. Zazpi faseko kanalizazio bat du, adar iragarpenak, memoria osoko kudeaketa unitateko aukerakoa (MMU) helbide birtualarekin, esaterako, Linux bezalako sistema eragileetarako, RISC-V hedapen estandar ezagunak eta industriako kanpo estandar estandarrak.
Orain arte konpainiaren errendimendu handiena duen prozesadorea da eta garatzaileek argibideak, erregistroak edo interfazeak gehitzeko pertsonalizagarria da.
Studio 8 eta Bk7 prozesadorea orokorrean eskuragarri egongo dira 2019ko lehen Q1-an, eta hautatutako bezeroei sarbide goiztiarra emango zaie berehala.
Microchip-ek iragarri du industriaren lehenengo RISC-V SoC FPGA arkitektura Mi-V ekosistemari gehitzen diola gehitzen ari dela. FPGAak Microsemiconductor PolarFire FPGAak eta mikroprozesadoreen azpisistema bat konbinatzen ditu RISC-V ISAn oinarrituta.
Gailurraren aurretik, Linux Fundazioak RISC-V Fundazioarekin lankidetza iragarri du kode irekiko garapena eta RISC-V ISA adopzioa azkartzeko.
